怎样用反馈置数法使74161构成九进制计数器?

2024-11-26 00:43:34
推荐回答(2个)
回答1:

74161是四位二进制可预置数的同步加法计数器,那它单片能实现最大计数为十六进制,并可通过外加门电路来构成十六进制以下任何进制计数器,因为是同步置数,当时钟信号一到来时会置数会复位,那么就在计数到8的时候通过门电路来产生进位信号,这个进位信号又作为置数信号,那么当时钟信号一来到计数到9,又刚好能将上一次的各种控制信号置入芯片中。不需要什么译码器和脉冲发生器,就用简单的门电路即可。
希望我的回答能帮助到你。

回答2:

用4位同步二进制计数器74161和3线-8线译码器74LSl38构成顺序脉冲发生器电路。74161的低3位输出QA、QR、QC作为74LSl38的3位输入信号。为使电路工作在计数状态,74161的 和ET均应接高电平。
由于它的低3位触发器是按八进制计数器连接的,所以在连接输入CP信号的情况下,QCQBQA的状态将按000一直到111的顺序反复循环,并在译码器输出端依次输出的顺序脉冲。