多余输入端接地和接0是一个意思,都是接的低电位;悬空和接1也是一个意思,都是高电位。
但是CMOS电路的输入端是不允许悬空的,因为悬空会使电位不定,破坏正常的逻辑关系。另外,悬空时输入阻抗高,易受外界噪声干扰,使电路产生误动作,而且也极易造成栅极感应静电而击穿。
所以“与”门,“与非”门的多余输入端要接高电平,“或”门和“或非”门的多余输入端要接低电平。若电路的工作速度不高,功耗也不需特别考虑时,则可以将多余输入端与使用端并联。
扩展资料
门电路应用注意事项:
对于或门及或非门的多余输入端,可以使其输入低电平。具体措施是通过小于500Ω的电阻接地或直接接地。
在前级门的扇出系数有富余时,也可以和有用输入端并联连接。对于与或非门,若某个与门多余,则其输入端应全部输入低电平(接地或通过小于500Ω的电阻接地),或者与另外同一个门的有用端并联连接(但不可超出前级门的扇出能力)。
若与门的部分输入端多余,处理方法和单个与门方法一样。
接地包括模拟信号地,电源地,数字信号地,是一个参考电位,不一定为0V;
接0是指数字信号输入接地或通过一个小电阻接地,也可以是不超过一个小电位的电压;
悬空在有些电路中相当于高电位,是因为芯片内部有上拉电阻,所以悬空相当于默认接高电位,但有些电路就会产生不可知问题,所以建议不要悬空引脚。