Verilog HDL中怎么让块语句顺序执行?

2025-03-22 18:53:17
推荐回答(4个)
回答1:

如果是用于仿真的代码 可以添加延时语句
如果是可综合代码 不妨增加一个控制信号放到第一个Always里面和第二个Always的敏感列表中 当满足你希望第二个Always开始的条件时触发第二个

回答2:

  可以使用顺序语句块,让让块语句顺序执行.
  顺序语句块中的语句按顺序方式执行,每条语句中的时延值与其前面的语句执行的模拟时间相关,一旦顺序语句块执行结束,跟随顺序语句块过程的下一条语句继续执行。
  顺序语句块的语法如下:
  begin[ :block_id{declarations} ]
  procedural_statement ( s )
  end
  例如:
  / / 产生波形:
  begin
  #2 Stream = 1;
  #5 Stream = 0;
  #3 Stream = 1;
  #4 Stream = 0;
  #2 Stream = 1;
  #5 Stream = 0;

回答3:

第一个Always结束后产生触发条件,输入到第二个Always块中

回答4:

那就采用不同的敏感信号来控制两个块语句,让这两个快语句的敏感信号有先后顺序