74ls90的MR1.MR2管脚同时置一时,可实现异步清零。所以对2进制,最大显示数为1,Q1接MR1。MR2即可;3进制,Q1Q2接MR1MR2;四进制,Q2接MR1MR2;五进制,Q0Q2接MR1MR2;六进制,Q1Q2接MR1MR2;七进制不可;八进制,Q3接MR1MR2;九进制Q3Q0接MR1MR2
建议找本相关书看一下,一看更明白的。
(2)根据2/5分频异步加法器74LS90,其实有二进制加法计数器和无禁止加法计数器构成成,若时钟从CPA段输入,在外部将QA和CPB连接,就构成了十进制计数器。器功能是:
当R0(1)= R0(2)=1,S9(1)= S9(2)=0时,输出QAQBQCQD=0000,为异步清零。
当R0(1)= R0(2)=0,S9(1)= S9(2)=1时,输出QAQBQCQD=1001,为置数。
当R0(1)R0(2)=0,S9(1) S9(2)=0时,为计数。
(3)74LS90的级联可以扩大计数的进制和容量,可以将低位片的最高位QD连接到高位的CPB段,就可以实现级联。
(4)计数器的进制的确定。利用异步清零法实现进制改变.
A.对于进制M小于片的进制N时,可以将M对应的代码用逻辑信号表示。例如实现8进制,则将8对应的二进制代码1000,则可以用与门实现R0(1)= R0(2)=QD。
设计电路图如下所示:
如图所示,电路图为8进制计数器,左边为低位计数,右边为高位计数,此时计数到3..
B.对于M大于N的进制可以将74LS90进行级联,在进行类似的方法处理。例如设计
52进制的设计,可以将两片进行级联,53对应的代码为01010011,则对应的逻辑为 R01(1)= R01(2)=R02(1)= R02(2)= QA2 QC2 QA1 QB1。
设计的电路图如下:
如图所示,电路图为53进制计数器,左边为低位计数,右边为高位计数,此时计数计到28..